Design Rule Check

Layoutverifikation bei der Leiterplattenfertigung

Der Design Rule Check (DRC; deutsch „Entwurfsregelprüfung“) ist ein Schritt bei der Layoutverifikation des Designs von Leiterplatten und integrierten Schaltkreisen (vgl. Chipentwurf). Er soll (neben anderen Prüfungen) die technologische Fertigbarkeit des entworfenen Layouts sicherstellen.[1]

Die drei grundlegenden DRCs: Weiten-, Abstands- und Überlappungsregeln

Dazu wird die Einhaltung aller durch die Technologie vorgegebenen Randbedingungen, d. h. der Entwurfsregeln (design rules), überprüft, die sich unmittelbar als geometrische Eigenschaften formulieren lassen. Dabei handelt es sich im Wesentlichen um Größen-, Weiten-, Abstands- und Überlappungsregeln von Objekten im Layout, z. B. wie weit ein Kontaktanschluss für Source/Drain-Bereiche vom Transistorgate entfernt sein muss.

Die Überprüfung erfolgt, indem die zum teil komplex geformten Objekte in Rechtecke zerlegt werden, deren Lagen zueinander dann leicht auf Gültigkeit der Designregeln geprüft werden können.[1]

Komplexe, kontextabhängige geometrische Regeln lassen sich beim DRC auch verifizieren.

Einzelnachweise

Bearbeiten
  1. a b Wai-Kai Chen: The VLSI handbook. 2. Auflage. CRC/Taylor & Francis, Boca Raton, FL 2007, ISBN 978-0-8493-4199-1, S. 65–26.
pFad - Phonifier reborn

Pfad - The Proxy pFad of © 2024 Garber Painting. All rights reserved.

Note: This service is not intended for secure transactions such as banking, social media, email, or purchasing. Use at your own risk. We assume no liability whatsoever for broken pages.


Alternative Proxies:

Alternative Proxy

pFad Proxy

pFad v3 Proxy

pFad v4 Proxy