電子設計自動化中,網表(英語:netlist),或稱連線表,是指用基礎的邏輯閘來描述數位電路連接情況的描述方式。由於邏輯閘陣列有著連線表一樣的排列外觀,因此稱之為「網表」。

網表通常傳遞了電路連接方面的信息,例如模塊的實例、線網以及相關屬性。如果需要包含更多的硬體信息,通常會使用硬體描述語言,例如VerilogVHDL或其他的專用語言來進行描述、驗證仿真。高抽象層次(如暫存器傳輸級)的硬體描述可以通過邏輯綜合轉換為低抽象層次(邏輯閘級)的電路連線網表,這一步驟目前可以使用自動化工具完成,這也大大降低了設計人員處理超大型積體電路的繁瑣程度。硬體廠商利用上述網表,可以製造具體的特殊應用積體電路或其他電路。一些相對較小的電路也可以在現場可程式化邏輯閘陣列上實現。

根據不同的分類,網表可以是物理或邏輯的,也可以是基於實例或基於線網的,抑或是平面的或多層次的,等等。

pFad - Phonifier reborn

Pfad - The Proxy pFad of © 2024 Garber Painting. All rights reserved.

Note: This service is not intended for secure transactions such as banking, social media, email, or purchasing. Use at your own risk. We assume no liability whatsoever for broken pages.


Alternative Proxies:

Alternative Proxy

pFad Proxy

pFad v3 Proxy

pFad v4 Proxy